Web Analytics
Datasheet 搜索 > 逻辑控制器 > 74HC73 数据手册
图片仅供参考

74HC73 数据手册

型号系列:
74HC73 系列
分类:
逻辑控制器
描述:
74HC73D,653 编带
更新于: 2023/01/13 01:32:06 (UTC + 8)

74HC73 逻辑控制器 数据手册

#1
74HC73PW,112

74HC73PW,112

数据手册 (24 )
0.8
Nexperia(安世)
#2
74HC73DB,112

74HC73DB,112

数据手册 (24 )
0.6
Nexperia(安世)
#3
74HC73DB,118

74HC73DB,118

数据手册 (23 )
0.7
Nexperia(安世)
#4
74HC73D,652

74HC73D,652

数据手册 (22 )
1.5
Nexperia(安世)

74HC73 数据手册 逻辑控制器

22
Nexperia(安世)
触发器 DUAL J-K MASTR-SLAVE
22
Nexperia(安世)
74HC 系列触发器和闩锁,Nexperia74HC 系列 CMOS 逻辑 IC 的一系列 NXP 触发器和闩锁。 74HC 系列使用硅门 CMOS 技术,实现与 LSTTL 系列类似的工作速度,但标准 CMOS 集成电路功耗降低。高速 CMOS 逻辑 工作电压:2 至 6 V 兼容性:输入 CMOS、输出 CMOS### 74HC 系列
22
Nexperia(安世)
触发器 DUAL J-K MASTR-SLAVE
21
Philips(飞利浦)
21
Philips(飞利浦)
20
Nexperia(安世)
74HC73D,653 编带
20
NXP(恩智浦)
JK触发器带复位,负边缘触发
18
NXP(恩智浦)
18
NXP(恩智浦)
17
NXP(恩智浦)
NXP  74HC73D,652  触发器, 互补输出, 负沿, JK, 77 MHz, 25 mA, SOIC, 14 引脚
17
NXP(恩智浦)
16
NXP(恩智浦)
16
NXP(恩智浦)
双JK FL IP- FL运带复位;负边沿触发 Dual JK flip-flop with reset; negative-edge trigger
16
NXP(恩智浦)
双JK FL IP- FL运带复位;负边沿触发 Dual JK flip-flop with reset; negative-edge trigger
16
NXP(恩智浦)
双JK FL IP- FL运带复位;负边沿触发 Dual JK flip-flop with reset; negative-edge trigger
16
NXP(恩智浦)

74HC73D,653 - Nexperia(安世) 技术参数、封装参数

类型
描述
安装方式
Surface Mount
引脚数
14 Pin
封装
SOIC-14
输出接口数
1 Output
时钟频率
83 MHz
查看更多

74HC73D,653 - Nexperia(安世) 概述

触发器 元件 JK 型 位 负边沿 14-SOIC(0.154",3.90mm 宽)
查看更多
器件 Datasheet 文档搜索
器件加载中...
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件

关联型号