产品生命周期
Discontinued at Digi-Key
Silicon Labs(芯科)
58 页 / 0.89 MByte
Silicon Labs(芯科)
212 页 / 2 MByte
Silicon Labs(芯科)
3 页 / 0.19 MByte
Silicon Labs(芯科)
时钟合成器/抖动清除器 Low-jitter, 10-output, any frequency (< 350MHz), any output jitter attenuator
Silicon Labs(芯科)
时钟倍频器, 抖动衰减器, 712.5MHz, 1.71V至1.89V, 10输出, QFN-64
Silicon Labs(芯科)
Si5345 时钟倍增器,Silicon LaboratoriesSi5345-EVB 评估板设计用于评估 Si5345 抖动衰减时钟倍增器,允许从 Clockbuilder Pro 设备配置平稳转换至性能评估。 板载 SMA 连接器允许通过独立的输入和输出时钟进行测量。 评估板具有测试点,用于外部监测电源电压且可从 USB 端口或外部电源供电。由 USB 端口或外部电源供电 实时功率和接点温度测量 状态 LED,用于电源和控制/状态信号 ### 时钟发生器/缓冲器
Silicon Labs(芯科)
时钟倍频器, 抖动衰减器, 1.028GHz, 1.71V至3.47V, 10路输出, QFN-64
Silicon Labs(芯科)
Si5342 Si5344 Si5345 - 时钟倍增器Silicon Labs Si5342/Si5344/Si5345 抖动衰减时钟倍增器结合了 DSPLL 和 MultiSynth 技术,可实现任何频率时钟生成和高性能抖动衰减。 可通过串行接口编程,带内电路可编程非易失性存储器 (NVM),因此它们始终通电,具有已知频率配置。 Si5342 - 4 输入,2 输出,采用 44 引脚 QFN 封装 Si5344 - 4 输入,4 输出,采用 44 引脚 QFN 封装 Si5345 - 4 输入,10 输出,采用 44 引脚 QFN 封装输入频率范围: \- 差分:8 kHz 到 750 MHz \- LVCMOS:8 kHz 到 250 MHz 输出频率范围: \- 差分:高达 712.5 MHz \- LVCMOS:高达 250 MHz 超低抖动 - 通常低于 100 fs 有效值 (12 kHz-20 MHz) 可配置输出,与 LVDS、LVPECL、LVCMOS、CML 和 HCSL 兼容,具有可编程信号振幅。 ### 时钟发生器/缓冲器
器件 Datasheet 文档搜索
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件