BOM智能匹配样例
登录
免费注册
Datasheet 搜索
> 逻辑芯片 > NXP(恩智浦) > 74LV08D,118 Datasheet 文档
器件3D模型
¥ 0.11
74LV08D,118 数据手册 - NXP(恩智浦)
制造商:
NXP(恩智浦)
分类:
逻辑芯片
封装:
SOIC-14
描述:
74LV 系列 高级 5.5 V CMOS 四路 双输入 与门 - SOIC-14
Pictures:
3D模型
符号图
焊盘图
引脚图
产品图
PDF文件:
74LV08D,118 数据手册 (13 页)
引脚图
在
2 页
3 页
Hot
封装尺寸
在
7 页
8 页
9 页
典型应用电路图
在
2 页
74LV08D,118 数据手册
暂未收录 74LV08D,118 的数据手册
登录以发送补充文档请求
登 录
申请补充文档
74LV08D,118 数据手册 (13 页)
查看文档
或点击图片查看大图
74LV08D,118 技术参数、封装参数
类型
描述
安装方式
Surface Mount
引脚数
14 Pin
封装
SOIC-14
电路数
4 Circuit
输入数
2 Input
工作温度(Max)
125 ℃
工作温度(Min)
-40 ℃
电源电压
1V ~ 5.5V
电源电压(Max)
5.5 V
电源电压(Min)
1 V
查看数据手册 >
74LV08D,118 外形尺寸、物理参数、其它
类型
描述
产品生命周期
Active
包装方式
Tape & Reel (TR)
宽度
4 mm
高度
1.45 mm
工作温度
-40℃ ~ 125℃
查看数据手册 >
74LV08D,118 符合标准
74LV08D,118 数据手册
74LV08D,118
数据手册
NXP(恩智浦)
13 页 / 0.38 MByte
74LV08D,118
其他数据使用手册
NXP(恩智浦)
206 页 / 0.21 MByte
74LV08 数据手册
74LV08
PW
数据手册
NXP(恩智浦)
74LV 系列,NXP低电压 CMOS 逻辑 工作电压:1.0 至 5.5 兼容性:输入 LVTTL/TTL,输出 LVCMOS ### 74LV 系列
74LV08
D
数据手册
NXP(恩智浦)
NXP 74LV08D 与门, LV系列, 4门, 2输入, 12 mA, 1V至5.5V, SOIC-14
74LV08
D,118
数据手册
NXP(恩智浦)
74LV 系列 高级 5.5 V CMOS 四路 双输入 与门 - SOIC-14
74LV08
PW,118
数据手册
Nexperia(安世)
74LV08
PW,118
数据手册
NXP(恩智浦)
74LV 系列 高级 5.5 V CMOS 四通道 2-输入 与门 - TSSOP-14
74LV08
D,118
数据手册
Nexperia(安世)
逻辑门 QUAD 2-INPUT AND
74LV08
PW-Q100,118
数据手册
Nexperia(安世)
74LV08
D,112
数据手册
NXP(恩智浦)
74LV08
D,112
数据手册
Nexperia(安世)
Nexperia 74LV08D,112 4个 2输入 AND 逻辑门, 电流,电压输出, 12mA, 1 → 5.5 V电源, 14引脚
74LV08
PW,112
数据手册
NXP(恩智浦)
74LV 系列 高级 5.5 V CMOS 四通道 2-输入 与门 - TSSOP-14
器件 Datasheet 文档搜索
搜索
示例:
STM32F103
器件加载中...
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件
关联型号
热门型号
最新型号
W25Q256JVFIQ
AOD409
LIS2MDLTR
MBR230LSFT1G
SN74AVCH4T245PWR
LM337IMP
AD5791BRUZ
TPS54308DDCR
TPS3106K33DBVR
CKG57NX7S2A226M500JH
更多热门型号文档
74LV08AS14-13
74LV08AT14-13
74LV08D
74LV08D,112
74LV08D,112
74LV08DB,112
74LV08DB,118
74LV08DB,118
74LV08D-Q100,118
74LV08N,112
关联文档:
74LV08 数据手册
BOM选型工具
智能匹配型号
推荐替代方案
预警生产风险
计算采购成本
上传BOM文件
文件格式:*.xlsx,*.xls,*csv
Gerber文件查看器
15秒快速建模
预览PCB成品
支持40种板层
预检生产问题
上传Gerber文件
支持标准RS-274X文件,接受zip、rar、7z